FPGA入门到实战
您将在这个FPGA培训班课程中熟练掌握fpga设计相关开发工具的使用;掌握Verilog HDL语言的高级编码能力及针对FPGA器件的代码优化,能够进行复杂逻辑的RTL设计;充分理解时序分析理论及低功耗设计理论;掌握FPGA常用IP模块的使用,及IP模块在工程开发中的应用。
- 1
- 2
- 3
- 4
- 5
- 6
- 7
- 8
- 9
- 10
- 11
- 12
- 13
- 14
- 15
- 16
静态时序分析
静态时序分析是目前业内主流的时序分析方法。本资源介绍了FPGA的基本结构及原理,并重点介绍了FPGA软件设计的基本流程。并针对静态时序分析在FPGA设计流程中的应用位置对其进行了深入研究。本文分析了时序分析的种类及特点,相比于动态时序分析与统计静态时序分析,静态时序分析不关心设计电路的功能性,不需要输入激励来进行测量分析,而且静态时序分析具有运行速度快,使软件占用计算机内存少的优势,适合大
Vivado开发Soc FPGA入门到实战录播课-V3学院
v3学院强势推出Soc FPGA 入门到实战课程,相比之前的FPGA入门到实战课程,此课程会有配套开发板进行实验演示,并且相关代码和视频将开放给每一位同学。
Vivado和soc精品课基于V3学院EagelGo视觉FPGA开发平台
EagleGo HD视觉套件基于Xilinx ZYNQ7000系列SoC芯片,将ARM处理系统与Xilinx 7系列可编程逻辑完美地结合在一起,使用户可以创建独特而强大的设计。可广泛应用于工业控制、机器视觉、图像视频处理、测量测试等领域的教学和科研
2016年寒假班线上课程